Biblioteca Digital da UEM: Sistema Nou-Rau
Pgina Principal  Portugus   English  Español   Aumentar Texto  Texto Normal  Diminuir Texto
  Principal | Apresentao | Objetivos | Instrues Autores | Estatsticas | Outras Bibliotecas Digitais
  Sistema Integrado de Bibliotecas - SIB / UEM
Entrar | acessos | verso 1.1  
ndice
Pgina principal
Documentos
Novidades
Usurios

Aes
Consultar
Procurar
Exibir estatsticas

Procurar por:
Procura avanada

Dvidas e sugestes


Consultar: Programa de Ps-Graduao em Cincia da Computao

Incio > Dissertaes e Teses > Cincias Exatas e da Terra > Cincia da Computao > Programa de Ps-Graduao em Cincia da Computao

Ttulo [PT]: D-Power : ferramenta VHDL para estimar o consumo de potncia dinmica e arquiteturas superescalares.
Ttulo [EN]: D-Power: VHDL tool for dynamic power consumption estimation in superscalar architectures.
Autor(es): Renata Cristina Lopes da Silva
Palavras-chave [PT]:

Computadores. Arquiteturas superescalares. Potncia dinmica. D-Power (Ferramenta VHDL). Estimativa de consumo. Consumo de potncia. Brasil.
Palavras-chave [EN]:
Superscalar architectures. Power consumption. Brazil.
rea de concentrao: Cincia da Computao
Titulao: Mestre em Cincia da Computao
Banca:
Ronaldo Augusto de Lara Gonalves [Orientador] - DIN/UEM
Joo Angelo Martini - DIN/UEM
Marcos Antonio Cavenaghi - DCo/UNESP-Bauru
Resumo:
Resumo: Inovaes tecnolgicas surgem constantemente em sistemas de computadores, tendo como principal foco a melhoria no desempenho, uma vez que as aplicaes esto cada vez mais complexas. Uma forma de melhorar o desempenho aumentar o hardware. Este o caso dos processadores superescalares, que possuem diversas filas e unidades funcionais capazes de proporcionar a execuo simultnea de vrias instrues. Porm, tal aumento de hardware tem suas implicaes, como uma maior rea ocupada no chip e um consequente aumento no consumo de potncia. Esse acrscimo no consumo de potncia aumenta a dissipao de calor, dificulta o resfriamento e a expanso do circuito, diminui a autonomia dos dispositivos mveis, dificulta a proximidade de componentes, entre outros fatores. Devido a esses problemas, o consumo de potncia alvo de diversas pesquisas que procuram estim-lo e encontrar alternativas para reduzi-lo antes da concepo do sistema em chip. Nesse contexto, o presente trabalho apresenta uma alternativa para analisar e estimar o consumo de potncia em componentes de processadores superescalares baseada na linguagem de descrio de hardware VHDL (Very High-Speed Integrated Circuit Hardware Description Language). O trabalho apresenta a ferramenta D-Power, uma ferramenta para estimar o consumo de potncia dinmica nos componentes da fase de busca de processadores superescalares. Com base nos parmetros da ferramenta possvel verificar, dentre diversos modelos de componentes, quais so os mais vantajosos em relao ao consumo de potncia e desempenho.

Abstract: Technological innovations constantly emerge in computer systems. Its primary focus is on the improve of performance, since applications are increasingly complex. One way to improve performance is to increase the hardware. This is the case of superscalar processors, which have several queues and functional units capable of providing simultaneous execution of multiple instructions. However, this increase in hardware has its implications, like a larger area required on the chip and a consequent increase in power consumption. This boost in power consumption raises heat dissipation, difficult cooling and circuit expansion and reduces the autonomy of mobile devices, among other factors. Because of these problems, the power consumption is target of several studies which try to estimate it and find alternatives to reduce it before the design of the chip. In this context, this paper presents an alternative to analyze and estimate power consumption in components of superscalar processors based on VHDL (Very High-Speed Integrated Circuit Hardware Description Language). The paper presents the D-Power tool, a tool designed to estimate dynamic power consumption in components of the fetch stage in superscalar processors. Based on the entries parameters, the tool is able to verify, among several models of components, which one are more advantageous in relation to power consumption and performance.
Data da defesa: 01/03/2010
Cdigo: vtls000177606
Informaes adicionais:
Idioma: Portugus
Data de Publicao: 2010
Local de Publicao: Maring
Orientador: Prof. Dr. Ronaldo Augusto de Lara Gonalves
Instituio: Universidade Estadual de Maring. Departamento de Informtica
Nvel: Dissertao (mestrado em Cincia da Computao) / UEM. Programa de Ps-Graduao em Cincia da Computao

Responsavel: salete
Categoria: Aplicao
Formato: Documento PDF
Arquivo: SILVA-RCL-2010-ME-DIN.pdf
Tamanho: 3216 Kb (3293033 bytes)
Criado: 29-04-2010 14:17
Atualizado: 29-04-2010 15:04
Visitas: 964
Downloads: 14

[Visualizar]  [Download]

Todo material disponvel neste sistema de propriedade e responsabilidade de seus autores.